Synopsys, Inc. a annoncé de vastes collaborations EDA et IP avec TSMC pour les conceptions de nœuds avancés. Ces collaborations ont été déployées sur une gamme de conceptions d'IA, de calcul de haute performance et de conception mobile. Parmi les collaborations les plus récentes figure un flux d'IC photonique co-optimisé, qui traite de l'application de la technologie photonique du silicium dans la recherche d'une meilleure puissance, performance et densité de transistors. Synopsys a également souligné la confiance de l'industrie dans ses flux de conception numérique et analogique, prêts à la production pour les technologies de processus TSMC N3/N3P et N2.

Les deux entreprises collaborent sur les flux de nouvelle génération pilotés par l'IA, notamment Synopsys DSO.ai, pour la productivité et l'optimisation de la conception. En outre, Synopsys développe un large portefeuille d'IP de fondation et d'interface sur TSMC N2/N2P. Dans une annonce connexe, Keysight, Synopsys et Ansys ont présenté un nouveau flux de migration de conception radiofréquence (RF) intégrée du processus N16 de TSMC vers sa technologie N6RF+.

Flux numériques et analogiques certifiés sur les nœuds avancés Les flux de conception numérique et analogique prêts à la production de Synopsys pour les technologies de processus TSMC N3P et N2 ont été déployés dans toute une gamme de conceptions d'IA, de calcul de haute performance et de conception mobile. Le flux de migration de conception analogique piloté par l'IA permet une migration rapide d'un nœud de processus à un autre. Un nouveau flux est disponible pour la migration TSMC N5 vers N3E, s'ajoutant aux flux établis par Synopsys pour les processus TSMC N4P vers N3E et N3E vers N2.

En outre, des kits de conception de processus interopérables (iPDK) et des ensembles de runs de vérification physique Synopsys IC Validator sont disponibles pour permettre aux équipes de conception de passer efficacement aux technologies de processus avancés TSMC. Synopsys IC Validator permet la signature physique de toute la puce pour gérer la complexité croissante des règles de vérification physique. Synopsys IC Validator est désormais certifié sur les technologies de processus TSMC N2 et N3P.

Transmission de données plus rapide pour les conceptions multi-pièces avec des circuits intégrés photoniques Le volume élevé de traitement de données pour la formation à l'IA nécessite des interconnexions à faible latence, à faible consommation d'énergie et à large bande passante, ce qui favorise l'adoption d'émetteurs-récepteurs optiques et d'optiques quasi/co-packagées utilisant la technologie photonique du silicium. Synopsys et TSMC développent des solutions de flux électroniques et photoniques multi-pièces de bout en bout pour la technologie COUPE (Compact Universal Photonic Engine) de TSMC afin d'améliorer les performances et les fonctions des systèmes. Ce flux couvre la conception de circuits photoniques avec Synopsys OptoCompiler et l'intégration avec des circuits électriques à l'aide de Synopsys 3DIC Compiler et des technologies d'analyse multiphysique d'Ansys.

Accélérer la mise sur le marché avec un large portefeuille d'IP N2 et N2P Synopsys développe un large portefeuille d'IP de fondation et d'interface pour les technologies de processus TSMC N2 et N2P afin d'accélérer le succès du silicium pour l'IA complexe, l'informatique de haute performance et les SoC mobiles. Les IP PHY de haute qualité sur N2 et N2P, y compris UCIe, HBM4/3e, 3DIO, PCIe 7.x/6.x, MIPI C/D-PHY et M-PHY, USB, DDR5 MR-DIMM, et LPDDR6/5x, permettent aux concepteurs de bénéficier des améliorations PPA des nœuds de processus les plus avancés de TSMC. En outre, Synopsys fournit un portefeuille d'IP de fondation et d'interface éprouvé pour TSMC N3P, comprenant 224G Ethernet, UCIe, MIPI C/D-PHY et M-PHY, USB/DisplayPort et eUSB2, LPDDR5x, DDR5, et PCIe 6.x, avec DDR5 MR-DIMM en cours de développement.

La propriété intellectuelle de Synopsys pour les processus TSMC avancés a été adoptée par des dizaines d'entreprises de premier plan afin d'accélérer leur temps de développement.